![MM54C107J](https://res.utmel.com/Images/category/Integrated Circuits (ICs).png)
MM54C107J
-
CMOS SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, CDIP14, CERDIP-14
规格参数
- 类型参数全选
表面安装
NO
终端数量
14
No
Obsolete
NATIONAL SEMICONDUCTOR CORP
DIP, DIP14,.3
50 pF
125 °C
-55 °C
CERAMIC, GLASS-SEALED
DIP
DIP14,.3
RECTANGULAR
IN-LINE
5 V
JESD-609代码
e0
端子表面处理
TIN LEAD
HTS代码
8542.39.00.01
端子位置
DUAL
终端形式
THROUGH-HOLE
功能数量
2
端子间距
2.54 mm
Reach合规守则
unknown
JESD-30代码
R-GDIP-T14
资历状况
Not Qualified
电源电压-最大值(Vsup)
15 V
温度等级
MILITARY
电源电压-最小值(Vsup)
3 V
比特数
2
家人
CMOS
座位高度-最大
5.08 mm
输出极性
COMPLEMENTARY
逻辑IC类型
J-K FLIP-FLOP
触发器类型
NEGATIVE EDGE
传播延迟(tpd)
300 ns
fmax-Min
2.5 MHz
最大频率@Nom-Sup
2500000 Hz
宽度
7.62 mm