.png)
EPM7064SLC44-5N
-
CPLD MAX 7000S Family 1.25K Gates 64 Macro Cells 175.4MHz CMOS Technology 5V 44-Pin PLCC
规格参数
- 类型参数全选
底架
Surface Mount
表面安装
YES
引脚数
44
终端数量
44
8542390000/8542390000, 8542390000/8542390000/8542390000/8542390000/8542390000
64
36
Compliant
EEPROM
QCCJ, LDCC44,.7SQ
CHIP CARRIER
3
PLASTIC/EPOXY
LDCC44,.7SQ
5 V
40
4.75 V
70 °C
Yes
EPM7064SLC44-5N
250 MHz
QCCJ
SQUARE
Intel Corporation
Obsolete
36
INTEL CORP
5.25 V
5.35
包装
Bulk
JESD-609代码
e3
ECCN 代码
EAR99
端子表面处理
Matte Tin (Sn)
最高工作温度
70 °C
最小工作温度
0 °C
附加功能
64 MACROCELLS; 4 LABS; CONFIGURABLE I/O OPERATION WITH 3.3V OR 5V
HTS代码
8542.39.00.01
子类别
Programmable Logic Devices
技术
CMOS
端子位置
QUAD
终端形式
J BEND
峰值回流焊温度(摄氏度)
245
端子间距
1.27 mm
Reach合规守则
compliant
频率
250 MHz
JESD-30代码
S-PQCC-J44
资历状况
Not Qualified
电源
5 V
温度等级
COMMERCIAL
最大电源电压
3.6 V
最小电源电压
3 V
传播延迟
5 ns
接通延迟时间
5 ns
组织结构
0 DEDICATED INPUTS, 36 I/O
座位高度-最大
4.572 mm
可编程逻辑类型
EE PLD
逻辑元件/单元数
4
阀门数量
1250
最高频率
175.4 MHz
可编程I/O数
36
逻辑块数(LABs)
4
速度等级
5
输出功能
MACROCELL
宏细胞数
64
JTAG BST
NO
系统内可编程
YES
宽度
16.5862 mm
长度
16.5862 mm
无铅
Lead Free